CMOS

ok κάθε ένας μπορεί να πει τον τρόπο υπολογισμού της κατανάλωσης ισχύος και η καθυστέρηση διάδοσης των CMOS inverter

παρακαλούμε να βγει το με σαφή εξήγηση με εκφράσεις και τα διαγράμματα

ευχαριστώ εκ των προτέρων

 
Hi sachinmaheshwari,

Για CMOS στατική κατανάλωση ενέργειας είναι πολύ χαμηλή, η οποία μπορεί να αγνοηθεί και η συνολική κατανάλωση ενέργειας είναι σχεδόν ίση με την κατανάλωση ενέργειας Dynamic.

CMOS κυκλωμάτων έχουν υψηλή αντίσταση ip έτσι ip ρεύμα είναι σχεδόν μηδενικό τόσο λιγότερη ενέργεια απαιτείται για την προμήθεια οδήγησης φορτίου

 
thats μια τέλεια απάντηση ..προσπαθήστε να διαβάσετε μερικά θέματα από το CMOS VLSI Design από Weste HARRIS ....u θα το κατανοήσουν καλύτερα στο δρόμο ...

 
S

sachinmaheshwari

Guest
γιατί η κατανάλωση ενέργειας των CMOS είναι χαμηλή ...
Θέλω κατάλληλη απάντηση .... ν εάν το u μπορεί να μου πει σηματικά θα ήταν καλύτερο για μένα να κατανοήσω

 
Εκτός λογική CMOS, για παράδειγμα TTL λογική, ή RTL λογική, ή N-MOS λογική, κλπ. ..υπάρχει συνεχής διαρροή των σημερινών από PWR να GND, τα απόβλητα «δύναμη που '.
Ωστόσο, σε λογική CMOS, δεν υπάρχει δρόμος για την τρέχουσα ροή από PWR να GND, τόσο Εάν δεν n-MOS και p-MOS είναι «on».Αυτό μόνο happenes ενώ η πύλη CMOS είναι σε «μετάβαση», δηλαδή πηγαίνει από 0to1 ή 1to0.Έτσι, όσο η συμβολή του στην πύλη CMOS είναι στατική, δεν υπάρχει καμία διαρροή από την τρέχουσα PWR να GND (εκτός leakgae ρεύμα το οποίο είναι πολύ πολύ μικρό).Έτσι, δεν υπάρχει καμία απόβλητα »της εξουσίας.
Ως εκ τούτου CMOS είναι χαμηλής ισχύος.
Ελπίζουμε να βοηθήσει.
Kr,
Avi
http://www.vlsiip.com

 

Welcome to EDABoard.com

Sponsor

Back
Top