συχνότητα πολλαπλασιαστών

D

djalli

Guest
Θέλω να πολλαπλασιάσει τη συχνότητα του σήματος.Εάν το σήμα θα έχει δημιουργήσει στο φάσμα 0.5Hz να 5Hz πώς θα πολλαπλασιάσει 10, 100 φορές αυτή τη συχνότητα.Φανταστείτε το σήμα είμαι συμπλήρωσης είναι εύκολα στο πλάτος με το ΕΠ-97 IC που χρησιμοποιεί ελάχιστα που απορρέει από την τρέχουσα χαμηλή ισχύς που καταναλώνεται είναι μεγαλύτερη ανησυχία μου.

σας ευχαριστώ όλους.

 
Αν έχετε τον έλεγχο από την παραγωγή του σήματος, που δημιουργούν την υψηλότερη αξία σε (100x) και το χάσμα κάτω με CMOS λογική.Συνήθως είναι επιθυμητό η τελική κατανομή είναι κατά 2 ώστε να έχετε ένα τετραγωνικό κύμα.

 
φουσκωμένος έγραψε:

Αν έχετε τον έλεγχο από την παραγωγή του σήματος, που δημιουργούν την υψηλότερη αξία σε (100x) και το χάσμα κάτω με CMOS λογική.
Συνήθως είναι επιθυμητό η τελική κατανομή είναι κατά 2 ώστε να έχετε ένα τετραγωνικό κύμα.
 
Αυτό είναι ένα πραγματικό πρόβλημα.Το χειρότερο είναι η σειρά σας 10-1 βασικό μήνυμα.

Αν έχετε κάποια εξουσία για να καεί,
χρησιμοποιήστε ένα PLL με διαχωριστικό 100 ή 10 στην έξοδο μεταξύ της VCO και η συχνότητα φάση ανιχνευτή.Θα πρέπει να χρησιμοποιήσετε έναν πολύ στενό βρόχο φίλτρο καλό 0,01 Hz που θα κάνουν το βρόχο απάντηση πολύ αργή.

Μια άλλη μέθοδος είναι η χρήση κάποιας μορφής του DSP για τη μέτρηση της συχνότητας και να προκύψουν multiiple του.

 
φουσκωμένος έγραψε:

Αυτό είναι ένα πραγματικό πρόβλημα.
Το χειρότερο είναι η σειρά σας 10-1 βασικό μήνυμα.Αν έχετε κάποια εξουσία για να καεί, χρησιμοποιήστε ένα PLL με διαχωριστικό 100 ή 10 στην έξοδο μεταξύ της VCO και η συχνότητα φάση ανιχνευτή.
Θα πρέπει να χρησιμοποιήσετε έναν πολύ στενό βρόχο φίλτρο καλό 0,01 Hz που θα κάνουν το βρόχο απάντηση πολύ αργή.Μια άλλη μέθοδος είναι η χρήση κάποιας μορφής του DSP για τη μέτρηση της συχνότητας και να προκύψουν multiiple του.
 
Εάν μπορείτε να εντοπίζει σωστά τις μηδέν crcosing για 0,5 - 5 Hz
μπορείτε να χρησιμοποιήσετε με τον υπολογισμό του αριθμού των 100 Hz όσπρια και χρησιμοποιούν αυτήν την τιμή στο φορτίο σε άλλη counter
(counter με parallele φόρτωσης).Αυτό θα καθορίσει μεταβλητή διαιρέτης παράγοντα βασίζεται σε χαμηλής συχνότητας σήμα
συχνότητα.Χρήση υψηλής συχνότητας εισόδου για να μετρήσει την δεύτερη.
Εάν για την πρώτη αντιμετώπιση freq είναι 100 Hz και για τη δεύτερη freq counter είναι 1 MHz,
η κατανομή θα είναι 10.000.Αλλά θα μπορούσε να υπάρχει πρόβλημα με το θόρυβο φάσης πολλαπλασιάζεται επί σήματος

 
εάν υπάρχει ήδη στο σύστημά σας, γιατί να μην το χρησιμοποιήσουν ως ένα είδος dsp?

 
jlm έγραψε:

εάν υπάρχει ήδη στο σύστημά σας, γιατί να μην το χρησιμοποιήσουν ως ένα είδος dsp?
 
Νομίζω ότι η συχνότητα με PLL διανεμητή στην πορεία και ανατροφοδότησης με πολύ χαμηλό εύρος ζώνης βρόχου και Hogg τύπο του ανιχνευτή φάσης (Ρολόι Ανάκτηση δεδομένων τύπου) θα είναι πιο βιώσιμη επιλογή.
Άλλη εναλλακτική λύση θα είναι η χρήση Υστέρηση κλεισιάδων βρόχο (DLL) και στη συνέχεια χρησιμοποιήστε τη φάση να multyply παρεισάγων ouput το ρολόι, αλλά στην περίπτωση αυτή, θα υπάρχουν δύο ζητήματα
1) Input jitter ρολογιού θα πρέπει να είναι πολύ χαμηλή.
2) Και ο σχεδιασμός της φάσης παρεισάγων θα είναι πολύ critcal μέρος.
Τώρα εξαρτάται από εσάς να κάνετε το tradeoff ανάμεσα στην κατανάλωση ενέργειας και το ρολόι ouput jitter.

Εις υγεία
Amit Bhaiji

 
αν χρειάζεστε mutily τότε μεγάλο, PLL είναι ο μόνος τρόπος.αν χρειαστεί να το διπλασιάσετε, το μίκτη είναι επίσης ένας τρόπος.

 
Μπορείτε να χρησιμοποιήσετε ένα ρολόι πιθανότατα πηγή eg.555 να δημιουργήσει 500 Hz για το x 100 και αντιπρόταση για τη δημιουργία 50 Hz για το x 10, τότε χρησιμοποιήστε τον singnal (0,5 Hz ~ 5 Hz παλμού) για τον έλεγχο ενός αναλογικού διακόπτη για τον έλεγχο της είτε για την παραγωγή ή x 10 x 100.Thats πιθανώς ο απλούστερος τρόπος να το κάνουμε, αν θέλετε όλα επιδιόρθωση πολλαπλασιαστή αντί σαρωτικές.

 

Welcome to EDABoard.com

Sponsor

Back
Top