U
umairsiddiqui
Guest
γεια πώς μπορούν να παράγουν σχεδόν πλήρη και σχεδόν άδειο σήμα σε async FIFO; Το async FIFO παράγεται χρησιμοποιώντας αφορά
Follow along with the video below to see how to install our site as a web app on your home screen.
Note: This feature may not be available in some browsers.
ρωτάω για" σχεδόν πλήρη "και" Almost Empty "σημαίες, μου λέτε για το" Full "και" Empty "σημαίες.== rd_add [n: 0]" όπου και όπως Πλήρης στην περίπτωση αυτή, θα πρέπει να ~ το MSB της διεύθυνσης εγγραφής και στη συνέχεια να συγκρίνουν την wr_add rd_add και αν και οι δύο είναι ίσες, τότε μπορούμε να πούμε είναι γεμάτη FIFO FIFO αλλιώς δεν είναι πλήρης .. "{~ wr_add [n], wr_add [n-1 : 0]} == rd_add [n: 0] "
Γεια σου, λυπάμαι, τότε θα πρέπει να ορίσετε μια μεταβλητή pointer_difference, συγκρίνετε την τόσο wr_add_ptr και rd_add_ptr και αποθηκεύστε τη διαφορά σε pointer_difference έτσι ώστε να μπορείτε να υπολογίσετε FIFO καιρός είναι almost_full ή almost_empty. περάσει αυτό το σύνδεσμο μπορείτε να αποκτήσουν περισσότερες γνώσεις σχετικά με FIFO .. [Url = http://asic-soc.blogspot.com/2007/12/new-asynchronous-fifo-design.html] ASIC-SoC-VLSI Σχεδιασμός: Νέος Σχεδιασμός Ασύγχρονης FIFO [/url] Ελπίζω ότι αυτό θα ήταν χρήσιμη για να σας: roll :: roll ::!:
πάντα @ (*) / / δείκτης διαφορά αξιολογείται και για τις δύο άκρες του ρολογιού αρχίζουν αν (w_ptr> r_ptr) ptr_diff