άραγε χαμηλότερο VCO freq.

S

svensl

Guest
Αυτό έχει την αμηχανία μου λίγο σήμερα.

Σενάριο 1)
Σκεφτείτε μια κλασματική-N PLL.Το VCO συχνότητας εισέρχεται σε μια αλυσίδα των 2 / 3 διαιρέτες που καθορίζονται από το σίγμα-δέλτα διαμορφωτή.Η SDM έργα με 16bit λέξη εισόδου και παράγει 3 bit εξόδου.Εξ ου και το χωρίζει από ένα διαχωριστή N-3, N-2, N-1, Ν, Ν 1, Ν 2, Ν 3, N 4.Το αποτέλεσμα θα είναι περίπου.26MHz.

Σενάριο 2) ίδιο όπως παραπάνω, αλλά η συχνότητα VCO χωρίζεται από ένα σταθερό στοιχείο των δύο πριν εισέλθω στην διαχωριστή.Η SDM έχει το ίδιο ψήφισμα, οπότε το κλασματικό μέρος θα πρέπει να εκπροσωπούνται με την ίδια ακρίβεια.Μόνο ο αριθμός είναι μικρότερος N τώρα που πρέπει να χωρίζουν μόνο κατά το ήμισυ τόσο πολύ.

Q) Θα υπάρχει διαφορά στην ακρίβεια του ρολογιού που παράγεται στην έξοδο του διαχωριστή;

Από μαθηματική άποψη, δεν θα πρέπει να υπάρχει οποιαδήποτε διαφορά με το SDM που παράγει το κλασματικό μέρος έχει την ίδια ακρίβεια.

Ωστόσο, διαισθητικά, θα μπορούσα να υποστηρίζουν επίσης ότι, από τις περιόδους των εισροών στην FB διανεμητή σενάριο είναι μεγαλύτερες στις δύο χώρες, το FB διανεμητή θα έχει λιγότερο "ψήφισμα" στη διαίρεση αυτή τη βάση (ή για να ταιριάζουν) να 26MHz.

Θα μπορούσε κάποιος παρακαλώ μοιράζονται τις σκέψεις τους για το θέμα αυτό.

Χαιρετισμοί,Ps.Ο διαχωριστής χρησιμοποιείται από:

Η Οικογένεια των χαμηλής ισχύος Πραγματικά Modular προγραμματισθεί διαιρέτες στο Πρότυπο 0,35-um CMOS Τεχνολογίας

 
1η συμβουλή μου είναι να δοκιμαστεί MMD (vaucher διαχωριστή) με SD προκαλέσει με την κανονική λειτουργία (με τη χρήση επεκτάσεων) απέτυχε σε ορισμένες διαίρεση αριθμών (όπως 32 64 128, κλπ)
1η μέχρι την ελέγχει και να βεβαιωθείτε ότι λειτουργεί.
BTW εξηγήσω κάποια πιο plz
(i γίνει αιτία σχεδόν τα ίδια χαρακτηριστικά και θέλουν να εκπληρώσουν αλλά με παλμό καταπιούν, όπως είπα και MMD παρέλειψε @ κατανομή ορισμένων αριθμών (όταν και ανοικτή επεκτάσεις)), αν και δεν θα χρησιμοποιήσει τις επεκτάσεις, θα λειτουργήσει κανονικά.

 

Welcome to EDABoard.com

Sponsor

Back
Top