U
uglyduck
Guest
Γεια σε όλους, είμαι προσπαθούμε να οικοδομήσουμε απλό ασαφούς ελεγκτή βασίζεται σε CPLD Xilinx CoolRunner σειρά. Η ασαφής είναι κάπως εντάξει, αλλά επειδή είμαι newbie στον τομέα του σχεδιασμού CPLD, θα ήθελα να ρωτήσω κάποιον πιο έμπειρο: Θα πρέπει να χρησιμοποιήσετε μικρή (1-2-3 ια κατ 'ανώτατο όριο) look-up πίνακα με αυτό το CPLD ( CoolRunner II ή XPLA3 - μη σημαντικό). Μπορεί κανείς να προτείνει τι τσιπ μνήμης για χρήση από το CPLD δεν έχουν καμία χρήστη προσαρμόσιμο ROM μέσα η ίδια. Και πώς να διεπαφή αυτή τη μνήμη; / Λόγοι για να χρησιμοποιήσετε CPLD και δεν είναι FPGA πακέτο, την τιμή και την κατανάλωση ισχύος. Επιπλέον θα ήθελα να μάθω πώς να χρησιμοποιούν εξωτερικά αναμνήσεις με προγραμματιζόμενη λογική / Θα εκτιμούσα οποιαδήποτε βοήθεια -. Σύνδεσμο ή απλό παράδειγμα ή ακόμα και μια ιδέα για το πώς να ξεκινήσει. Σας ευχαριστώ πολύ.