Ρολόι Κύκλος Circuit Διόρθωση

S

sachinagg77

Guest
Σκοπεύω να σχεδιάσουν μια "Duty Clock Cycle Circuit Διόρθωση" που μπορεί να χειριστεί ρολόγια εισόδου με καθήκον κύκλο που κυμαίνεται από 20% έως 80% και η παραγωγή ενός ρολογιού με κύκλο λειτουργίας 50% [με ανοχή 1%]. Μια άλλη σημαντική προϋπόθεση για το κύκλωμα είναι χαμηλές επιδόσεις jitter όπως αυτό το κύκλωμα προορίζεται για την παροχή ρολόι για υψηλές επιδόσεις ADC. Θα σας ήμουν ευγνώμων αν κάποιος μπορούσε να με ενημερώσει για κάποια relevenat αναφοράς για να ξεκινήσει ο σχεδιασμός. Ευχαριστούμε Sachin
 
hi Sachin, διάβασα μια φορά δύο έγγραφα σχετικά με cerrection κύκλο ρολογιού καθήκον, ένα είναι το G J. Maneatis, "Low jitter διαδικασία-independant DLL και PLL βασίζονται σε αυτο-προκατειλημμένη τεχνικές", JSSC VOL.31.NO11, 1996. το άλλο είναι J. Lee, «Μια χαμηλού θορύβου fast-lock φάση της εμπλοκής των φάση-κλειδωμένη βρόχο με προσαρμοζόμενο έλεγχο εύρους ζώνης, JSSC VOL35.NO8, 2000. ελπίζουν ότι αυτό θα βοηθήσει. ΑΠΟΛΑΥΣΤΕ! Jeff.yan
 
Εάν μπορείτε να παρέχετε ένα ρολόι με διπλάσια συχνότητα, τότε ένα απλό flip-flop θα κάνει το τέχνασμα ωραία. Διαφορετικά, μπορείτε να εξετάσετε τη χρήση ενός PLL, του οποίου ταλαντωτής παρέχει το 50% του κύκλου καθήκον. Εναλλακτικά, το PLL μπορεί να τρέξει δύο φορές την ταχύτητα και το αποτέλεσμα μπορεί και πάλι να διαιρείται δια δύο χρησιμοποιώντας ένα FF, για το 50% του κύκλου καθήκον.
 
Σας ευχαριστούμε JFYAN για τους συνδέσμους. Χάρη VVV για τις προτάσεις. Ξέχασα να αναφέρω στο αρχικό μήνυμα μου ότι η συχνότητα που απαιτείται ρολόι είναι 110MHz. Δεδομένου ότι δεν έχουν PLL που μπορεί να παρέχει μια χαμηλή παραγωγή jitter σε αυτή τη συχνότητα, μπορώ να χρησιμοποιήσω ένα κρύσταλλο γεννήτρια να παράγει το ρολόι. Παρόλο που η παραγωγή του crytal γεννήτριας έχει το 50% του κύκλου καθήκον, αυτό υποβαθμίζει την πορεία της προς την πραγματική μετατροπέα δεδομένων [που οφείλονται σε ατέλειες του σκάφους κλπ]. Οποιαδήποτε περαιτέρω προτάσεις είναι ευπρόσδεκτες. Με Sachin Regards
 

Welcome to EDABoard.com

Sponsor

Back
Top