Πλεονέκτημα της χρήσης Div-2 διαιρέτες συχνότητες

U

ur72

Guest
Γεια σε όλους, Θέλω να ρωτήσω αν είναι επιθυμητό να σχεδιάσει ένα διαιρέτη συχνότητας για έναν συνθέτη συχνοτήτων PLL μόνο με 2 ^ n διαχωριστικά. Υπάρχουν πλεονεκτήματα (ταχύτητα, κατανάλωση ισχύος, την εύκολη εφαρμογή στο CMOS, ο θόρυβος ,...) για την αποφυγή ψηφιακών μετρητών ή άλλων μη χωρίζουν-από-δύο τετράγωνα; Ευχαριστώ εκ των προτέρων! Alex
 
Πλεονεκτήματα: Υψηλή ταχύτητα: βελτιστοποιήσει το πρώτο divde-από-2, ακόμη και ΧΜΛ κύκλωμα μπορεί να χρησιμοποιηθεί, εφόσον η ταχύτητα κατά τη διάρκεια αρκετών GHz? Χαμηλή κατανάλωση ισχύος: δώσουμε μεγαλύτερη τρέχουσες σχετικά με την πρώτη divde-από-2, λιγότερο για τους άλλους? έτσι είναι αποτελεσματική δύναμη? Μικρό μέγεθος: το σχεδιασμό των χαμηλών συχνοτήτων χάσμα-από-2 με TSPC κύκλωμα Εύκολη εφαρμογή: απλά συνδέστε το χάσμα-από-2 του
 
Μειονέκτημα: 1. Η συσσώρευση του θορύβου jitter στις 2 αλυσίδα διαχωριστικό. 2 ^ Ν, δεν ανταποκρίνεται πάντα στην VCO για αναφορά αναλογία συχνότητας
 

Welcome to EDABoard.com

Sponsor

Back
Top