Καλή Συχνότητα Ρολογιού για Γενική σχεδιασμού FPGA Σκοπός

D

digi001

Guest
Ψάχνω για το τι θα είναι μια καλή συχνότητα ρολογιού για ένα γενικό σχέδιο FPGA σκοπό. Το FPGA προμορφώματα σήμερα κάποια βασική μέτρηση και την αλληλουχία για τις βιομηχανικές λειτουργίες ελέγχου, αλλά θα μπορούσε να επεκταθεί και σε μελλοντικές εφαρμογές στον τομέα όπου είναι απαραίτητο. Σήμερα χρησιμοποιεί μια 37.5Mhz ρολόι από ένα DSP που κατοικεί στην ίδια PCB, αλλά θα ήθελα να προσθέσω μία ακόμη για αυτόνομη εργασίες. Θα 10Mhz ή 20Mhz να είναι μια καλή επιλογή;
 
Αυτό εξαρτάται. Ποια είναι η ταχύτερη δυνατή συχνότητα σκοπεύετε να τρέξετε σε μελλοντικά σχέδια; Αν είναι ένα μεγάλο FPGA, με πολλά βιβλία που είχα πάρει μια πολύ γρηγορότερα ρολόι - Στην γκάμα των 150 MHz.
 
Λοξοτομήστε εγώ πάντα πολλαπλασιάζονται ένα 20Mhz σε 150MHz; Το FPGA Είμαι χρησιμοποιώντας έχει 3 χτίστηκε το PLLs.
 
Μπορείτε, αλλά γιατί θα πρέπει να κάνετε; Μειώνοντας την ταχύτητα από ό, τι είναι πιο εύκολο να επιταχύνεται.
 
Αληθινή, αλλά πολλά ρολόγια υψηλής ταχύτητας σε μια πλακέτα μπορεί μερικές φορές να προκαλέσουν ΕΜΙ θέματα;
 
Όχι πραγματικά. Χρειάζεται να λαμβάνουν ειδική μέριμνα για τα σήματα υψηλής ταχύτητας όμως. Είναι οι ανόδου / καθόδου θα πρέπει να εξετάσουμε κατά την ανάλυση του σήματος issuse ακεραιότητα - δεν είναι η άμεση συχνότητα. Εάν ανησυχείτε για την ακτινοβολία, μπορείτε να δρομολογήσετε το σήμα ως μικροταινιακή (όχι γυμνού αγωγού). Χρησιμοποιήστε σωστή καταγγελίες και να κρατήσει το ίχνος όσο το δυνατόν συντομότερη.
 

Welcome to EDABoard.com

Sponsor

Back
Top