Ερώτηση για το επίπεδο Μετάφραση

S

shawndaking

Guest
Γεια σας, είμαι ενδιαφέρεται να Λύση για το επίπεδο Μεταφραστής Για Ρολόι Signal.

Θα Λήψη Εισόδου 1.8v επίπεδο από DDS, Ρολόι Γεννήτρια (DDS Μετά Εσωτερική Comparator) Συχνότηταρολογιού επιλογές είναι 2-90MHz

ROutput 3.3v Επίπεδο (LVTTL)Ευχαριστώ για YOU'R HELP!

 
shawndaking έγραψε:

Γεια σας, είμαι ενδιαφέρεται να Λύση για το επίπεδο Μεταφραστής Για Ρολόι Signal.Θα Λήψη Εισόδου 1.8v επίπεδο από DDS, Ρολόι Γεννήτρια (DDS Μετά Εσωτερική Comparator) Συχνότηταρολογιού επιλογές είναι 2-90MHzROutput 3.3v Επίπεδο (LVTTL)Ευχαριστώ για YOU'R HELP!
 
Μία κλασική μέθοδος είναι η χρήση μιας σύγκρισης η παραγωγή των οποίων είναι η τάση στην οικογένεια λογική σειρά που θέλετε και να ρυθμίσετε την τάση εισόδου σύγκριση με το ήμισυ του δρόμου μεταξύ υψηλών και χαμηλών επιπέδων τάσης της οικογένειας λογική που σας θέλουν να μετατρέψετε.

 
Η σύγκρισης για τέτοια περίπτωση υψηλών ταχυτήτων μπορεί να αποτελείται από ένα διαφορικό ζεύγος τρανζίστορ που ακολουθείται από μία μετατόπιση επίπεδο τρανζίστορ.Αυτή είναι μια πολύ φθηνή λύση.

 
μπορείτε να πάρετε μια ενιαία πύλη ανοιχτή ρυθμιστικό συλλέκτη να κάνουν τη δουλειά.
74LV07, ματιά στο catalouge Farnell.<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Πολύ Καλή" border="0" />
 
Νομίζω ότι ένα σημείωμα γραπτή αίτηση από την Infineon Technologies μπορεί να είναι χρήσιμη εδώ.Είναι AN1568 / D "Διασύνδεση μεταξύ LVDS και ECL".Η ιστοσελίδα είναι onsemi.com

 

Welcome to EDABoard.com

Sponsor

Back
Top