D
devashishraval
Guest
Θέλω να εφαρμόσουν BPSK διαμορφωτή και αποδιαμορφωτή σε Verilog σε λιτό 3 σετ. Αν κάποιος έχει κάνει αυτό σε οποιοδήποτε FPGA, ζητώ την καθοδήγησή σας ... Ξέρω την έννοια ότι για τη μετάδοση '0 ', στέλνουμε το ημιτονοειδής όπως είναι και για '1' προσθέτουμε 180 μετατόπιση φάσης στο ημιτονοειδής. Ζητώ καθοδήγηση σχετικά με τα ακόλουθα σημεία - διαμορφωτή BPSK, αποδιαμορφωτής μπλοκ που μπορούν να κωδικοποιηθούν σε Verilog και μεταφερθεί σε ένα FPGA. - Πώς μπορούμε να παράγει I και Q sinudoid σε FPGA; - Μπορούμε να χρησιμοποιήσουμε μόνο ένα ένα ημιτονοειδές κύμα και ανεστραμμένη μορφή της και να δώσει σε ένα mux 2:01 είσοδοι με επιλογή γραμμής που παρέχονται από τα δεδομένα εισόδου για να διαφοροποιούνται. εδώ για '0 'λίγο πληροφορίες που μπορεί να περάσει ημιτονοειδές κύμα και για '1' μπορούμε να στείλουμε την ανεστραμμένη μορφή. - Μπορούμε να χρησιμοποιήσουμε το DCM (Ψηφιακή Διαχείριση ρολόι) του FPGA για BPSK διαμόρφωση; Ευχαριστώ εκ των προτέρων.