Απλή ανάκτηση ρολογιού PCM

D

domble

Guest
Πήρε ένα NRZ PCM ροή δεδομένων, πρέπει να ανακτήσει ένα ρολόι από αυτό. Η PCM δεδομένα μέσω ενός ραδιοφωνικού σταθμού. Χρησιμοποιώντας μια ενσωματώσουν-and-dump φίλτρο για την κάλυψη των πραγματικών δεδομένων από το PCM, έτσι το ρολόι χρησιμοποιείται για την ώρα αυτή. Χρησιμοποιώντας έναν ανορθωτή, ήχους φίλτρο, και PLL λειτουργεί καλά, αλλά ... Ο ρυθμός μετάδοσης δεδομένων μπορεί να ποικίλλει κατά περίπου 10% (σιγά-σιγά, μόνο διακυμάνσεις της θερμοκρασίας). (Η ανακτηθεί ρολόι χρησιμοποιείται επίσης από την αποκωδικοποίηση PIC για να ρυθμίσετε το δικό του ρυθμό του ρολογιού να ταιριάζει με το ρυθμό μετάδοσης δεδομένων, ανάκτηση δεδομένων είναι στην πραγματικότητα εισόδου μέσω του UART). Έναν ήχο (LC) φίλτρο δεν μπορεί να χειριστεί αυτές τις μεγάλες διακυμάνσεις στην τιμή του ρολογιού. Έτσι, έχουμε δοκιμάσει διάφορους τύπους ανιχνευτών φάση που δεν με πειράζει που λείπουν τα άκρα (δηλαδή τα δεδομένα PCM). Τώρα δεν μπορούμε να πάρει το PLL για να κλειδώσετε σε ολόκληρο το φάσμα συχνοτήτων εισόδου χρησιμοποιώντας Αλεξάνδρου ή hogge ανιχνευτή φάση, εκτός εάν αυτό είναι επίσης πολύ ευαίσθητα στο θόρυβο και jitter για τα δεδομένα εισόδου. Οποιεσδήποτε προτάσεις για βρόχο φίλτρο τύπους; Ενεργός ενσωμάτωση βρόχο φίλτρο φαίνεται καλύτερο (επιτρέπει μηδέν μετατόπιση φάσης από ανιχνευτή hogge), αλλά καθιστά στην πραγματικότητα το έργο είναι δύσκολο. 2μs λίγο χρόνο, 74HC4046 VCO. PCM δεδομένα από το PIC, «αδρανής» περιόδους περίπου 10 φορές λίγο max. Ρολόι Bit είναι συνεχής (δηλαδή δεν αλλάζει φάσης μεταξύ TX bytes). Κάποιος μου σημείο προς μια καλή πηγή; dom.
 
μπορεί να είναι ηλίθια ιδέα - μπορείτε να αποφύγετε μια μόνιμη το φίλτρο κλήσης (από varicaps); Και / ή μπορεί να μπορείτε να προσθέσετε κάποια εγκατάσταση διατήρηση συχνότητα κύκλωμα σας ότι θα διατηρείτε την πρόσφατη freq αν δεν θα υπάρχει είσοδος από το φίλτρο δακτύλιο ή άλλη παραλλαγή cdr. Αυτό θα εξασφαλίσει κλειδαριά θα είναι εκεί μετά από 10 χάσμα διάρκεια bits.
 
Όχι μια ηλίθια ιδέα! Πιθανώς θα μπορούσε, είχε αναρωτηθεί γι 'αυτό. Αλλά το pic μικρο θα πρέπει να ελέγχουν την VARICAP, προσαρμόζοντάς την κορυφή του PP τάσης εξόδου από το φίλτρο. Θα μπορούσε να είναι ένα δύσκολο αλγόριθμο, επειδή θα πρέπει να εργαστεί από το οποίο τρόπος για να ρυθμίσετε την VARICAP (θα μπορούσε να είναι συντονισμένοι σε κάθε πλευρά της κορυφής ...). [Quote = Artem] ή / και μπορεί να μπορείτε να προσθέσετε κάποια εγκατάσταση διατήρηση συχνότητα σε κύκλωμα σας ότι θα διατηρείτε την πρόσφατη freq αν δεν θα υπάρχει είσοδος από το φίλτρο δακτύλιο ή άλλη παραλλαγή cdr. Αυτό θα εξασφαλίσει κλειδαριά θα είναι εκεί μετά από 10 χάσμα διάρκεια bits.
Σκεφτείτε μια πραγματικά αργή ανταπόκριση PLL βρόχο φίλτρο θα το κάνουμε αυτό, αλλά που φαίνεται να χρειάζεται μια φάση / συχνότητα ανιχνευτή (νομίζω ότι ο τύπος 2 στο 4046 είναι) να καταστεί δυνατή μια καλή σειρά λήψης. Ήμουν επίσης αναρωτιούνται εάν υπάρχουν οποιαδήποτε ψηφιακή / λογισμικού τεχνικές ... αλλά νομίζω ότι θα πρέπει σχετικά γρήγορα ρολόγια. Αυτό είναι το εύκολο πρώτο, το άλλο σύστημα είναι 2Mbit PCM δεδομένα (4 φορές πιο γρήγορα). dom.
 
μπορείτε να χρησιμοποιήσετε για PLL που ............
 

Welcome to EDABoard.com

Sponsor

Back
Top